STM32F105、107RB使用外部晶振8M时配置外设时钟为72M
生活随笔
收集整理的這篇文章主要介紹了
STM32F105、107RB使用外部晶振8M时配置外设时钟为72M
小編覺得挺不錯的,現在分享給大家,幫大家做個參考.
? ? ? 轉發:STM32F105RBT6使用外部晶振8M時配置外設時鐘為36M_yunke120的博客-CSDN博客
? ? STM32F105、107屬于互聯型芯片在stm官方庫文件設置中默認外接晶振為25MHZ,如果改用8M晶振,則需要修改官方庫文件中的時鐘配置,并在工程中只包含startup_stm32f10x_cl.s。
?1.在?"stm32f10x.h"中搜索HSE_VALUE,查看當前默認外部時鐘晶振。
?將25MHZ修改為8MHZ,
?2.在"system_stm32f10x.c"搜索SetSysClockTo72(),因為我們的目的是通過外部8M晶振來將系統時鐘配置成72M,而官方是默認外接25MHZ晶振的,所以還要修改寄存器(RCC_CFGR2)中PREDIV1,PREDIV2分頻因子、PLL2MUL倍頻因子。寄存器(RCC_CFGR)中的PLLMUL倍頻系數。主要操作函數SetSysClockTo72()里面的一些配置。
修改之后
?3.修改完畢,為了確認修改正確,可以調用函數RCC_GetClocksFreq()來查看時鐘頻率,函數調用之后會將時鐘頻率放到RCC_ClocksTypeDef結構體中。還可以將內部時鐘通過MCO(PA8)輸出供外部測量。
typedef struct {uint32_t SYSCLK_Frequency; /*!< SYSCLK頻率 (如 72MHZ)*/uint32_t HCLK_Frequency; /*!< HCLK 頻率 (AHB 一般72MHZ) */uint32_t PCLK1_Frequency; /*!< PCLK1頻率 (APB1總線 一般36MHZ) */uint32_t PCLK2_Frequency; /*!< PCLK2頻率 (APB2總線 一般72MHZ) */uint32_t ADCCLK_Frequency; /*!< ADCCLK頻率 (ADC 一般14MHZ) */ }RCC_ClocksTypeDef;?
總結
以上是生活随笔為你收集整理的STM32F105、107RB使用外部晶振8M时配置外设时钟为72M的全部內容,希望文章能夠幫你解決所遇到的問題。
- 上一篇: Debian安装
- 下一篇: cad的dwg如何转换成pdf?