【计算机系统设计】重点 · 学习笔记(0)(数据通路设计思想)
生活随笔
收集整理的這篇文章主要介紹了
【计算机系统设计】重点 · 学习笔记(0)(数据通路设计思想)
小編覺得挺不錯的,現在分享給大家,幫大家做個參考.
重點1:05.1
設計思想
設計思想至關重要,這決定了你能不能自己根據ISA設計出來CPU架構,而不是只是抄別人的,也決定你能不能完成自己的設計更優化的架構。
描述方式約定
6
數據通路 ≠ Verilog代碼
我們構建的數據通路,是根據各種分析得到的,但是不代表Verilog要這么寫,Verilog構建的模塊應該更加獨立化、集成化、簡潔化。
比如,各種多路選擇器,完全可以集成到一些器件中,否則太亂了!。
又例如中心控制器,輸入信號足足12位,負擔太大,因此將ALUOp和func單獨拆出來,形成ALU控制器,也就是分級控制,另外,還有未來流水線,在ID階段解決控制冒險,或許可以拆解出一個單獨的跳轉控制器?
總結
以上是生活随笔為你收集整理的【计算机系统设计】重点 · 学习笔记(0)(数据通路设计思想)的全部內容,希望文章能夠幫你解決所遇到的問題。