Makefile —— 如何在文件内使用变量?
生活随笔
收集整理的這篇文章主要介紹了
Makefile —— 如何在文件内使用变量?
小編覺得挺不錯的,現在分享給大家,幫大家做個參考.
在上篇Makefile —— Makefile的規則是什么?make是如何工作的?make的工作方式是什么?文章中我們可以看到[.o]文件的字符串被重復用了三次,如果我們在工程中需要加入一個新的[.o]文件,那么我們需要在三個地方加。
# 為了makefile文件易維護,我們使用變量來表示。
# makefile的變量也就是一個字符串,理解成C語言中的宏會更好
#
# 聲明一個變量,objects, OBJECTS, objs, OBJS,obj, 或者是 OBJ
#
# 如果有新的.o文件加入,我們只需簡單的修改一下objects變量就好
Makefile文件代碼如下:
CC=gccobjects=b.o a.oall:edit@echo "all"edit:$(objects)@$(CC) -o edit $(objects)@echo "edit"a.o:a.c a.h common.h@$(CC) -c a.c -o a.o@echo "a.o"b.o:b.c b.h common.h@$(CC) -c b.c -o b.o@echo "b.o".PHONY:clean clean:@rm -f edit $(objects)結果顯示如下:
?若工程未被編譯過: # ? ? ? 打印結果為: b.o >然后是> a.o >然后是> ?edit >然后是> all # 若編譯好后,只是修改了a.h文件: # ? ? ? 打印結果為: ?a.o >然后是> edit >然后是> all?
總結
以上是生活随笔為你收集整理的Makefile —— 如何在文件内使用变量?的全部內容,希望文章能夠幫你解決所遇到的問題。
- 上一篇: Makefile —— Makefile
- 下一篇: C语言——把结构体数据封装成TLV格式的