FPGA实验——译码器原理及实现
實(shí)驗(yàn)一.– 用1個(gè)撥碼開關(guān)控制所有的LED燈亮滅
實(shí)驗(yàn)二.
1、放置2個(gè)2-4譯碼器模塊,則總共有2組SW,每組2個(gè),2組LED,每組4個(gè),每組SW分別控制其對(duì)應(yīng)的LED組。
2、參照代碼,設(shè)計(jì)一個(gè)3-8譯碼器,完成類似的撥碼開關(guān)實(shí)驗(yàn)。注意代碼中的信號(hào)寬度設(shè)定。
3、自行查閱手冊(cè)中的7段譯碼器管腳對(duì)應(yīng)關(guān)系,用4個(gè)撥碼開關(guān)控制一個(gè)7段譯碼器的數(shù)字,從0-9-A-F,共16個(gè)數(shù)字和字母
1、放置2個(gè)2-4譯碼器模塊,則總共有2組SW,每組2個(gè),2組LED,每組4個(gè),每組SW分別控制其對(duì)應(yīng)的LED組。
實(shí)驗(yàn)過程如下:
2、參照代碼,設(shè)計(jì)一個(gè)3-8譯碼器,完成類似的撥碼開關(guān)實(shí)驗(yàn)。注意代碼中的信號(hào)寬度設(shè)定。
實(shí)驗(yàn)過程如下:
3、自行查閱手冊(cè)中的7段譯碼器管腳對(duì)應(yīng)關(guān)系,用4個(gè)撥碼開關(guān)控制一個(gè)7段譯碼器的數(shù)字,從0-9-A-F,共16個(gè)數(shù)字和字母
查閱手冊(cè)中的7段譯碼器管腳對(duì)應(yīng)關(guān)系如下:
實(shí)驗(yàn)過程:
1
《新程序員》:云原生和全面數(shù)字化實(shí)踐50位技術(shù)專家共同創(chuàng)作,文字、視頻、音頻交互閱讀總結(jié)
以上是生活随笔為你收集整理的FPGA实验——译码器原理及实现的全部?jī)?nèi)容,希望文章能夠幫你解決所遇到的問題。
- 上一篇: Verilog RTL 代码设计示例
- 下一篇: LimeSDR性能参数介绍及如何用它实现