用linux集成电路版图设计,集成电路版图设计教程2012版本
馬上注冊,結交更多好友,享用更多功能,讓你輕松玩轉社區。
您需要 登錄 才可以下載或查看,沒有帳號?注冊
x
集成電路版圖設計教程 平裝 – 2012年5月22日
曾慶貴 (作者), 姜玉稀 (作者)
本書系統講述使用 Cadence 軟件進行集成電路版圖設計的原理、編輯和驗證方法。
出版社: 上??茖W技術出版社; 第1版 (2012年3月1日)
平裝: 317頁
語種: 簡體中文
開本: 16
ISBN: 7547810365, 9787547810361
條形碼: 9787547810361
商品尺寸: 25.8 x 18.6 x 1.4 cm
商品重量: 522 g
品牌: 上??茖W技術出版社
ASIN: B007NDJLOS
目錄
第1章半導體集成電路
1.1集成電路的發明和發展
1.2集成電路的分類
1.2.1按器件結構類型分類
1.2.2按電路功能分類
1.3集成電路制造過程
1.3.1設計
1.3.2掩膜版制造
1.3.3單晶材料
1.3.4芯片制造
1.3.5封裝
1.3.6檢測
1.4CMOS集成電路
1.4.1CMOS數字電路
1.4.2CMOS模擬電路
1.5集成電路制造工藝
1.5.1氧化
1.5.2光刻和刻蝕
1.5.3摻雜
1.5.4淀積
1.5.5接觸與互連
1.5.6CMOS工藝的主要流程
1.6習題
第2章UNIX操作系統和Cadence軟件
2.1UNIX操作系統基礎
2.1.1有關目錄的操作
2.1.2有關文件的操作
2.1.3文件存取權限
2.1.4命令處理
2.1.5使用vi
2.1.6LinUX簡介
2.2Cadence軟件
2.2.1EDA廠商簡介
2.2.2Cadence軟件概述
2.3電路圖的輸入和編輯
2.3.1建立新庫
2.3.2電路圖編輯窗
2.3.3電路圖的輸入
2.3.4電路圖的層次化設計
2.4習題
第3章virtuoso版圖編輯器
3.1版圖編輯器概述
3.1.1建立版圖庫和版圖單元
3.1.2打開文件
3.1.3對層選擇窗進行設置
3.1.4版圖編輯窗
3.1.5使用Option菜單進行版圖編輯窗設置
3.2版圖的建立
3.2.1設置輸入層
3.2.2屏幕顯示畫圖區
3.2.3建立幾何圖形
3.2.4建立Instance
3.3版圖的編輯
3.3.1設置層的可視性
3.3.2測量距離或長度
3.3.3圖形顯示
3.3.4選擇目標
3.3.5改變圖形的層次
3.3.6加標記
3.4習題
第4章CMOS數字集成電路版圖設計
4.1M0S場效應晶體管的版圖實現
4.1.1單個MOS場效應晶體管的版圖實現
4.1.2MOS場效應晶體管陣列的版圖實現
4.2版圖設計規則
4.2.1概述
4.2.21.5μm硅柵CMOS設計規則
4.3CMOS數字電路基本單元的版圖設計
4.3.1反相器
4.3.2傳輸門
4.4棍棒圖
4.5CMOS數字電路版圖設計實例
4.5.1異或門
4.5.2全加器
4.5.3無置位端和復位端的D觸發器
4.5.4帶復位端的D觸發器
4.6版圖設計方法概述
4.6.1版圖設計方法
4.6.2層次化設計簡介
4.7CMOS數字電路層次化設計實例
4.7.12輸入多路選擇器(mux2)
4.7.2SRAM單元及陣列
4.8常用版圖設計技巧
4.9習題
第5章版圖驗證
5.1概述
5.1.1版圖驗證的項目
5.1.2Cadence軟件的版圖驗證工具
5.1.3版圖驗證過程簡介
5.2運行DivaDRC
5.3運行DraculaDRC
5.3.1驗證步驟
5.3.2結果分析
5.4運行DraculaLVS
5.4.1LVS原理
5.4.2運行過程
5.4.3輸出報告解讀
5.4.4錯誤的糾正
5.5關于ERC
5.6習題
第6章版圖驗證規則文件的編寫
6.1DivaDRC驗證規則文件的建立
6.1.1DivaDRC規則文件簡介
6.1.2層操作命令的圖文解釋
6.1.3DivaDRC命令
6.1.4DivaDRC規則文件的舉例
6.2DraculaDRC規則文件
6.2.1Dracula規則文件的結構
6.2.2建立DraculaDRC規則文件
6.3建立DraculaLVS規則文件
6.4Dracula規則文件至Diva規則文件的轉換
6.5習題
第7章外圍器件及阻容元件版圖設計
7.1特殊尺寸器件的版圖設計
7.1.1大尺寸器件
7.1.2倒比管
7.2電阻、電容器及二極管的版圖設計
7.2.1MOS集成電路中的電阻
7.2.2MOS集成電路中的電容器
7.2.3集成電路中的二極管
7.2.4CMOS工藝下的襯底PNP管
7.3CMOS集成電路的靜電放電保護電路
7.3.1ESD攻擊模型與測試方法
7.3.2ESD保護器件
7.3.3ESD保護電路
7.3.4全芯片ESD版圖設計技術
7.4CMOS閂鎖效應及其預防措施
7.5壓焊塊的版圖設計
7.6電源和地線的設計
7.6.1電源和地線在外圍的分布框架
7.6.2電源和地線在內部的分布
7.7習題
第8章CMOS模擬集成電路的版圖設計
8.1模擬集成電路和數字集成電路的比較
8.2失配的概念
8.3MOS器件的匹配
8.4無源元件的匹配
8.4.1電阻的匹配
8.4.2電容的匹配
8.5寄生效應
8.5.1寄生電容
8.5.2寄生電阻
8.6噪聲的防護
8.6.1襯底噪聲
8.6.2金屬導線之間的串擾
8.7版圖布局
8.7.1版圖布局的概念
8.7.2布局需要注意的問題
8.7.3版圖布局實例
8.8運算放大器版圖設計實例
8.9習題
第9章鋁柵CMOS和雙極集成電路的版圖設計
9.1鋁柵CMOS集成電路
9.1.1鋁柵CMOS電路的結構
9.1.2鋁柵CMOS集成電路版圖實例
9.2雙極集成電路
9.2.1雙極晶體管的版圖圖形
9.2.2雙極集成電路的版圖設計原則和步驟
9.3雙極集成電路版圖實例
9.3.1五管單元與非門的設計
9.3.2A741型通用集成運放的版圖設計
9.4習題
附錄
附錄A0.6μm工藝設計規則(0.6μmTechnologyTopologicalDesignRule)
附錄B1.5bLm硅柵cMOSdivaDRC規則文件(1.5μmSi—GateCMOSdivaDRC.rul)
附錄C1.5μm硅柵CMOSN阱單層多晶雙層金屬LVSDracula規則文件(1.5μmSi—GateCMOSNwellSPDMLVSDraculaFile)
附錄D習題參考答案
參考文獻
2019-1-14 10:22 上傳
點擊文件名下載附件
2019-1-14 10:22 上傳
點擊文件名下載附件
2019-1-14 10:22 上傳
點擊文件名下載附件
2019-1-14 10:22 上傳
點擊文件名下載附件
總結
以上是生活随笔為你收集整理的用linux集成电路版图设计,集成电路版图设计教程2012版本的全部內容,希望文章能夠幫你解決所遇到的問題。
- 上一篇: linux vim编辑kconfig 无
- 下一篇: 三步解决C语言中struct字节对齐问题