DC使用教程系列1-.synopsys.dc.setup的建立
文章目錄
- 0、引言
- 1、如何理解DC所做的工作
- 2、 .synopsys.dc.setup的建立
- 3、啟動文件的知識講解:
- 4、啟動DC吧
- 5、再看看workshop吧
- 6、圖形界面來使用
0、引言
本博客是通過小破站,經(jīng)典的DC視頻教程,相信不少人應(yīng)該看過,這里僅僅是針對個人菜雞的水平,對其做的筆記。本人其實(shí)已經(jīng)看過了5遍左右。剛開始時候,本人菜雞,沒聽明白,隨著工作的深入,逐漸才體會得到,如果加上了自己的理解,我感覺這樣才算是真看懂了。如果我的博客僅僅是原話的抄錄,我覺得毫無意義,所以我加上了自己的理解,希望讀者能領(lǐng)會,指正。轉(zhuǎn)載務(wù)必注明本人博客!
作者:ciscomonkey
1、如何理解DC所做的工作
DC的任務(wù)是綜合,灣灣人稱之為合成,綜合的概念是通過RTL、單元庫、約束,吐出netlist,由于每一個單元庫都有各自的特性極限,如果你的約束不合理,如果你的代碼不可綜合,所以不是每一個RTL的想法都能夠跑出netlist。
?基本的綜合可以用一個等式來表達(dá):synthesis = translation + logic optimization + gate mapping
如上圖所示,db代表是給工具讀的,而lib是給人讀的,其中1p98v,代表1.98v,ff代表快速模型。
2、 .synopsys.dc.setup的建立
我們知道安裝目錄,用戶目錄,以及工程目錄下都可以有這個文件,工程目錄下面的優(yōu)先級是最高的,也是我們經(jīng)常拿來改動的。這個工程目錄下面肯定是空的,需要我們自己手寫,所以需要我們一次寫好模板,以后拿來用即可。有5個文件夾,mapped是存放綜合完成之后的netlist文件的目錄,這些文件是經(jīng)過綜合庫映射的。Unmaped是存放綜合時沒有經(jīng)過工藝庫映射所得到的文件目錄。
Report是存放報告(比如時序報告、面積報告、DC啟動報告等)的目錄。Script是存放約束腳本的目錄。Work就是啟動DC的目錄了,在這個目錄里面,我們要進(jìn)行創(chuàng)建.synopsys_dc.setup文件并且編寫這個文件,將這個文件放置在work的目錄下面。
參考博客如下:
https://www.cnblogs.com/iclearner/p/6621967.html
模板如下,我個人的模板如下所示:
3、啟動文件的知識講解:
個人理解。
target library: 綜合完成后,生成的網(wǎng)標(biāo)里面的所有基本cell需要的 library. 如:AND/XOR/DFF 等。
官方解釋:The target_library specifies the name of the technology library that corresponds to the library whose cells the designers want DC to infer and finally map to.
Target library代表你設(shè)計所用到的目標(biāo)庫,是DC在mapping時將設(shè)計映射到特定工藝所使用的庫,就是使用目標(biāo)庫中的元件綜合成設(shè)計的門級網(wǎng)表,也就是standard cell的庫。通常在綜合時,我們都用SS corner下的standard cell庫作為target library(也就是選擇slow模型下的db), 然后DC會在這些library中去做綜合以及優(yōu)化。通俗點(diǎn)說,只有作綜合用的庫放在target_library,像ROM,PAD,IO等不用綜合的單元,就不要放到target_library中了。
link library:
官方解釋:The link_library defines the name of the library that refers to the library of cells used solely for reference。
link library代表設(shè)計所用到的鏈接庫。是提供門級網(wǎng)表實(shí)例化的基本單元,也就是門級網(wǎng)表實(shí)例化的元件或單元都來自該庫。鏈接庫定義為standard cell的庫文件加上所有IO pad ,memory, IP等宏單元庫文件。通常link library會包含target library
target library與link library的區(qū)別:
也就是說target library是map時從其中選用stdcell的那個庫,link library是包括了target library,同時還包括了設(shè)計中用到的IP等宏模塊。
本人ciscomonkey博主的理解:target library是給DC讓其translate這些std的cell,從而形成netlist,而那些不需要translate的,不需要映射的如IP,memory,PAD等IP,就不必給target library了。
現(xiàn)在我的整個設(shè)計的各個部分都已經(jīng)完成了映射,包括標(biāo)準(zhǔn)的logic 、IO 、IP等,現(xiàn)在我需要將這張已經(jīng)完成映射的netlist給DC做一個鏈接,也就是將映射好的每一個部分整合起來,因此,需要都填在link library里面。
本博主的另一種理解是:link library就相當(dāng)于一個菜單,有沒有inv呀,有沒有mux呀,相當(dāng)于一個人點(diǎn)菜一樣,把自己需要的東西都寫上去,對于這些inv mux就去target library里面去找。在找之前先去內(nèi)存中去找,所以link library里面需要先加*,然后再去target library里面做一個map的動作,最后將PAD cell 和IP 和基本的logic cell 進(jìn)行l(wèi)ink起來。也就是說link library相當(dāng)于做一個鏈接的作用,他負(fù)責(zé)將那些已經(jīng)映射好的netlist進(jìn)行一個頂層的鏈接。
synthetic library: 這個是綜合工具理解你的function block (如RTL code中的 + - / * 等)需要的library.
所以對于synopsys DC來說,synthetic library一般只有:dw_foundation.sldb.
默認(rèn)的synthetic library一般有:dw_foundation.sldb. 在design compiler的安裝目錄下可以找到,還有一個是standard.sldb 這個是默認(rèn)加載的。
https://my.oschina.net/u/4579537/blog/4349836
網(wǎng)上的應(yīng)該也是照著ug來的
最后網(wǎng)上的還出現(xiàn)了一個hs_name_rules.v 這個我沒用到過,說是對verilog的命名規(guī)則的檢查。
另外,set與set_app_var有什么區(qū)別呢
如果定義了一個不是DC的內(nèi)部變量使用set_app_var就會報錯。
因此為了風(fēng)險性,建議,如果你是在定義DC的內(nèi)部變量,比如說search_path的話,需要使用set_app_var更加安全,否則我可能錯誤set targrt_library 這樣也不會報錯。
此外,對于search_path變量來說就是,DC會在search_path中挨著一個一個地根據(jù)這個路徑來尋找后面設(shè)置的.db文件等。
所以在后面設(shè)置DC內(nèi)部變量的時候,只需要寫上文件名 xxx.db xxx.sldb等等即可。
為什么set_app_var search_path [list . $search_path。。。。。
里面還有一個search_path,因?yàn)槔锩孢@個search_path指的是根目錄文件里面的.synopsys_dc_setup里面的默認(rèn)的search_path。前面已經(jīng)說過這個work目錄下面的啟動文件只是將里面的變量的優(yōu)先級調(diào)到最高。如果不寫的話,這個search_path就會完全覆蓋掉根目錄下面的search_path,所以你還可以看到有人用的是追加列表append而不是set。
什么是Design Ware?
DesignWare為synopsys自己開發(fā)的一些軟IP,其中包括加法器,乘法器,比較器,FIFO等IP,根據(jù)約束,DC會直接調(diào)用相應(yīng)適合的IP核。
define_design_lib指定中間文件存放到work目錄,否則默認(rèn)會存放到當(dāng)前目錄,文件多了看起來比較混亂。另外,建議使用current_design命令顯式指定當(dāng)前模塊。
如果我使用如下,這個啟動文件,我是在my_li的文件夾下面,是沒問題的。也就是說文件夾,是指我的工作文件夾,也就是我的啟動環(huán)境的文件夾。通常來說就為work。如果你在work路徑下,然而你這里的filename為比如一個my_li,就會報錯,你就寫你的當(dāng)前啟動環(huán)境所在的文件夾就可以了。
4、啟動DC吧
這里,我們現(xiàn)在已經(jīng)配置好的啟動文件,你現(xiàn)在準(zhǔn)備好手中的RTL,隨便用一個你以前寫過的不帶IP核的RTL好了(以后會介紹如何用IP核)。除了約束我們現(xiàn)在不用管,腳本也不用管。我們先把DC跑起來吧。
在work目錄下面,我們啟動之前寫好的啟動文件。
我們使用了
dc_shell | tee start.log
從而讓這份啟動日志也打印在start.log中
如下圖所示我們使用read_verilog命令,值得注意的是如果我們用*.v是不可以的,這里由于只有一個文件,我還是展示一下列表的使用,另外,由于我們在search_path里面指定了路徑,因此就會在里面去搜索,所以,這里只用寫.v的文件名就可以了
接著做一個link
link沒有參數(shù)
詳見syn2 link的用法,建議這里可以看一下,能對DC有進(jìn)一步的理解。
使用list_libs 查看當(dāng)前內(nèi)存中所有使用的庫
使用list_designs來查看當(dāng)前的設(shè)計有幾個module。下圖在TOP.v文件里面有4個module,其中TOP.V是頂層的module。
其中*代表頂層的current_design
也可以直接使用current_design 來查看
5、再看看workshop吧
按理說,前面已經(jīng)把啟動文件已經(jīng)寫好了,這里就應(yīng)該收尾了,想必你也一樣曾在eetop上下載過官方的workshop吧,剛開始后的時候,我也不知索然,因?yàn)榘l(fā)現(xiàn)視頻里面講解的.synopsys_dc.setup根本不一樣。
但是現(xiàn)在你要是已經(jīng)明白了剛才我介紹的那些命令,應(yīng)該知道了。
A路徑變量的定義我們會放在common_setup.tcl中(一般是用set設(shè)置的變量)。
B庫變量的指定我們一般放在dc_setup.tcl這個文件中,這里的庫變量一般是用set_app_var進(jìn)行指定,此外指定的是具體的某一個庫,而不僅僅是路徑,DC會從search_path里面尋找到這些庫。
C.synopsys_dc.setup文件中,僅僅包含source xxx.tcl這些內(nèi)容,比如source common_setup.tcl ;source dc_setup.tcl 以及source其他的設(shè)置內(nèi)容。
所以官方是按照這樣設(shè)計的。其實(shí)也沒關(guān)系,我們再來看看官方是怎樣啟動的。
我文中參考了如下兩篇文章,在此表示感謝:
https://www.cnblogs.com/IClearner/p/6618992.html
https://www.cnblogs.com/IClearner/p/6621967.html
首先來看一下common_setup.tcl
看不懂的怎么辦,看syn2手冊進(jìn)行命令查詢,文章末尾我會放上DC相關(guān)的手冊
官方給出的common_setup.tcl如上圖所示,現(xiàn)在就是填空,首先把search_path給填上。
這里有一些milkway的東西,我暫時不懂。不過看樣子應(yīng)該是官方提到的Create_mw_lib 主要使用DC的物理綜合的時候,需要生成物理庫。在后續(xù)進(jìn)行介紹。
所以,這里我就直接把填好的兩份tcl粘貼出來了。
########################################################################################## # User-defined variables for logical library setup in dc_setup.tcl ##########################################################################################set ADDITIONAL_SEARCH_PATH "../ref/libs/mw_lib/sc/LM ./rtl ./scripts " ;# Directories containing logical libraries,# logical design and script files.set TARGET_LIBRARY_FILES sc_max.db ;# Logical technology library fileset SYMBOL_LIBRARY_FILES sc.sdb ;# Symbol library file########################################################################################## # User-defined variables for physical library setup in dc_setup.tcl ##########################################################################################set MW_DESIGN_LIB TOP_LIB ; # User-defined Milkyway design library nameset MW_REFERENCE_LIB_DIRS ../ref/libs/mw_lib/sc ;# Milkyway reference librariesset TECH_FILE ../ref/libs/tech/cb13_6m.tf ;# Milkyway technology fileset TLUPLUS_MAX_FILE ../ref/libs/tlup/cb13_6m_max.tluplus ;# Max TLUPlus fileset TLUPLUS_MIN_FILE ../ref/libs/tlup/cb13_6m_min.tluplus ;# Min TLUPlus fileset MAP_FILE ../ref/libs/tlup/cb13_6m.map ;# Mapping file for TLUplus ###################################################################### # Logical Library Settings ###################################################################### set_app_var search_path "$search_path $ADDITIONAL_SEARCH_PATH" set_app_var target_library $TARGET_LIBRARY_FILES set_app_var link_library "* $target_library" set_app_var symbol_library $SYMBOL_LIBRARY_FILES###################################################################### # Physical Library Settings ######################################################################set_app_var mw_reference_library $MW_REFERENCE_LIB_DIRS set_app_var mw_design_library $MW_DESIGN_LIBcreate_mw_lib -technology $TECH_FILE \-mw_reference_library $mw_reference_library \$mw_design_library open_mw_lib $mw_design_library set_tlu_plus_files -max_tluplus $TLUPLUS_MAX_FILE \-tech2itf_map $MAP_FILE # - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - # History # - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -history keep 200# - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - # Aliases # - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -alias h history alias rc "report_constraint -all_violators" alias rt report_timing alias ra report_area alias rq report_qor alias page_on {set sh_enable_page_mode true} alias page_off {set sh_enable_page_mode false} alias fr "remove_design -designs"# - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - # Other lab specific settings # - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -set_app_var alib_library_analysis_path .. ; # Common ALIB library location define_design_lib WORK -path ./work ; # Location of "analyze"d files suppress_message "LINT-99 CMD-041 TFCHK-049 TFCHK-050 TFCHK-055 TFCHK-084 MWLIBP-300 MWLIBP-301 MWLIBP-324" ; # Messages irrelevant to lab# - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - # Additional Setup Files # - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -source common_setup.tcl source dc_setup.tcl# - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - # Verify Settings # - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - - -echo "\n==================================================================" echo "\nLibrary Settings:" echo "search_path: $search_path" echo "link_library: $link_library" echo "target_library: $target_library" echo "symbol_library: $symbol_library" echo "mw_reference_library: $mw_reference_library" echo "mw_design_library: $mw_design_library" echo "\n=================================================================="echo "\nI am ready...\n"現(xiàn)在我把啟動環(huán)境換成官方的。
由于用到了物理綜合的命令,所以必須要使用dc_shell -to 模式來啟動dc。
這里,我個人對create dw方面的,也就是物理綜合方面的東西,還欠缺,所以在我自己寫的啟動環(huán)境中,沒有設(shè)置這方面的內(nèi)容,官方設(shè)置了。后面,如果我搞懂了,我再來進(jìn)行補(bǔ)充。
6、圖形界面來使用
如下博文,對圖形界面有介紹。
https://blog.csdn.net/qq_40223983/article/details/96426938
總結(jié)
以上是生活随笔為你收集整理的DC使用教程系列1-.synopsys.dc.setup的建立的全部內(nèi)容,希望文章能夠幫你解決所遇到的問題。
- 上一篇: 01、DFT-全面了解如何测试一颗芯片
- 下一篇: DFT - DRC