基于FPGA的gardner同步环设计
生活随笔
收集整理的這篇文章主要介紹了
基于FPGA的gardner同步环设计
小編覺得挺不錯的,現在分享給大家,幫大家做個參考.
Ganrder法是一種不需要先進行載波同步的定時誤差估計算法。這種方法是一種非判決指向方法,其基本思想是:提取出相鄰碼元最佳采樣點的幅度和極性變化信息,再加上相鄰碼元過渡點是否為零這一信息,就可以從采樣信號中提取出定時誤差。
在系統設計中Gardner鎖相環位于Costas載波同步鎖相環之后,主要由四部分組成:內插器、時鐘誤差提取模塊、環路濾波器以及控制器模塊。Gardner算法的基本結構如下所示:
相互正交的I,Q兩路信號的采樣點通過運算每個符號期間都會產生一個定時錯誤樣點。通過定時誤差檢測把定時錯誤序列通過環路濾波器后送給數控振蕩器,由數控振蕩器產生參數控制插值濾波器,最后插值濾波器進行采樣時刻調整,從而完成整個符號同步過程。如何由接收到的采樣點產生定時錯誤序列,這是Gardner算法的關鍵所在,在后面的章節,我們將詳細討論Gardner環的原理。
總結
以上是生活随笔為你收集整理的基于FPGA的gardner同步环设计的全部內容,希望文章能夠幫你解決所遇到的問題。
- 上一篇: 基于FPGA的costas环同步系统仿真
- 下一篇: 在linux下安装VITIS-AI人工智