【数字逻辑设计】Logisim构建四位行波进位加法器
生活随笔
收集整理的這篇文章主要介紹了
【数字逻辑设计】Logisim构建四位行波进位加法器
小編覺得挺不錯的,現在分享給大家,幫大家做個參考.
采用這篇博客里制作的全加器:
全加器
下面是電路元件外觀:
上面的8個輸入引腳是對應著輸入的兩個二進制數。沒有按照電路圖的順序排列,而是按照數排列的。
比如說,電路里的是A3, B3, A2, B2, A1, B1, A0, B0,則外觀圖中是A3, A2, A1, A0, B3, B2, B1, B0。
A3~A0 組成一個數, B3~B0 組成一個數。
右邊的一個引腳對應著輸入的Cin進位。
左邊的兩個輸出引腳代表了輸出的Cout和V。
Cout是計算的進位,無符號數Cout進位即可表示溢出;V在有符號數進位時表示溢出。
下面的四個輸出引腳分別代表了計算結果的4位S3、S2、S1、S0。
總結
以上是生活随笔為你收集整理的【数字逻辑设计】Logisim构建四位行波进位加法器的全部內容,希望文章能夠幫你解決所遇到的問題。
- 上一篇: 【Servlet】Servlet显示时间
- 下一篇: 【C语言】CLion中文乱码问题的解决方