用vhdl实现4位加减法计数器_32位加减法器设计
生活随笔
收集整理的這篇文章主要介紹了
用vhdl实现4位加减法计数器_32位加减法器设计
小編覺得挺不錯的,現在分享給大家,幫大家做個參考.
功能特性
設計思路
基于一位全加器,設計32位并行加法器。并行加法器中全加器的位數與操作數相同,影響速度(延時)的主要因素是進位信號的傳遞。主要的高速加法器【1】有基本上都是在超前進位加法器(CLA)的基礎上進行改進或混合進位。而在結構方面,行波進位加法器是最簡單的整數加法器。其基本原理如下圖所示:
通過在模塊輸入端口添加操作符(表示加法或減法),符號標識(表示有符號或無符號操作),可以實現有符號、無符號定點數的加減法及求補運算。
Verilog編碼
一位全加器門級描述
module32位加減法器:
moduleRTL仿真
無(有)符號加(減)法求補運算測試代碼
`timescale綜合報告
綜合工藝:SMIC180nm
綜合工具:Design Compiler
32位加減法器原理圖一位全加器原理圖面積報告
時延報告
功耗報告
參考資料
卷二 第一章 加法器_sankong333_新浪博客?blog.sina.com.cn 創作挑戰賽新人創作獎勵來咯,堅持創作打卡瓜分現金大獎總結
以上是生活随笔為你收集整理的用vhdl实现4位加减法计数器_32位加减法器设计的全部內容,希望文章能夠幫你解決所遇到的問題。
- 上一篇: python 正则替换_5分钟速览Pyt
- 下一篇: 电脑系统哪个最好用_袪痘袪痘印哪个产品最