FPGA的PLL锁相环
生活随笔
收集整理的這篇文章主要介紹了
FPGA的PLL锁相环
小編覺得挺不錯的,現在分享給大家,幫大家做個參考.
- PLL實際上是一負反饋系統,其作用是使得電路上的時鐘和某一外部時鐘的相位同步
pll鎖相環有三部分組成:
鑒相器PD、環路濾波器LF和壓控振蕩器VCO
- 原理:
利用外部輸入的參考信號控制環路內部振蕩信號的頻率和相位。
PD,的作用是檢測輸入信號和輸出信號的相位差
LF,將轉換后的電壓進行濾波形成控制電壓.
- 倍頻:
基準。N倍諧波。鎖相。
外接晶振時鐘是參照!
壓控振蕩器VCO產生所需要的頻率!
- 概括
一種輸出一定頻率信號的振蕩電路,也稱為相位同步環(回路)。該回路利用使外部施加的基準信號與 PLL 回路內的振蕩器輸出的相位差恒定的反饋控制來產生振蕩信號。
轉載于:https://www.cnblogs.com/express/p/5093290.html
總結
以上是生活随笔為你收集整理的FPGA的PLL锁相环的全部內容,希望文章能夠幫你解決所遇到的問題。
- 上一篇: TestNG执行测试
- 下一篇: 【Beta阶段】发布说明