基于AD的数字钟的设计和multisim仿真
1、數字鐘框圖
2、各模塊功能說明
(1)秒脈沖發生器的設計
產生頻率為1HZ的矩形波。
(2)時的設計
時的計數以24小時為周期,按通常的習慣,24小時計數器的計數序列為00,01,…,22,23,00,…,即當計數到23小時59分59秒時,再來一個秒脈沖,計數器就進到00時00分00秒。這樣,可利用反饋置數或反饋清零法進行二十四進制計數。
(3)分、秒的設計
分和秒計數器都是模M=60的計數器計數規律為00,01,…,58,59,00,…,它們的個位都是十進制,而十位則是六進制。
(4)譯碼顯示
將時、分計數器輸出的4位二進制代碼,譯碼顯示出相應的十進制數狀態,實驗中可利用74ls48譯碼器和數碼管。
(5)校時電路
校時可用10s脈沖快速校正,也可手動產生單次脈沖慢校正至時/分計數器。可設置一變量來控制實現校正或正常計數。
(6)鬧鐘電路
????數碼管顯示轉換使用四片4二選一74ls157進行控制轉換,此時計時電路正常運行。鬧鐘設置電路與計時電路,校時電路相同,鬧鐘的觸發使用四片4數值比較器來實現,當時鐘的時分和鬧鐘設置相同時,蜂鳴器響起。
整體電路原理圖:
?仿真圖:
實驗器件要求:
開放性設計,器件不限。
74ls00與非門,74ls20雙與非門,74ls85四數值比較器,74ls157四數據選擇器,74ls161計數器,555,蜂鳴器,共地8段數碼管,雙刀單置開關等若干
設計流程:
創建一個數字時鐘工程文件,然后保存。
創建一個數字時鐘原理圖文件,然后保存。
創建一個數字時鐘PCB文件,然后保存。
點開原理圖文件,安裝集成庫,確定搜索路徑
放置元器件,擺放位置,連線。修改器件信息(名稱,部分)。
繪制完成,添加網絡標號,修改封裝。
點開PCB,從原理圖導入,設計器件擺放位置,盡可能占用較小的空間,最短的連線。
修改繪圖規則,點擊自動繪圖,完成后,進行錯誤檢查。切板。
AD原理圖和PCB設計鏈接:https://download.csdn.net/download/m0_71606941/85582527
multisim和設計報告:https://download.csdn.net/download/m0_71606941/85582681
基于AD的數字時鐘和仿真(無鬧鐘模塊)https://download.csdn.net/download/m0_71606941/85582884
總結
以上是生活随笔為你收集整理的基于AD的数字钟的设计和multisim仿真的全部內容,希望文章能夠幫你解決所遇到的問題。
- 上一篇: 【PMP】活动清单、活动属性和里程碑清单
- 下一篇: 清华大学 操作系统