Altium Designer 20,新功能有哪些?
作者:電子工程專輯,排版:曉宇
微信公眾號:芯片之家(ID:chiphome-dy)
據(jù)美通社消息,2019年12月3日,Altium正式推出了新版PCB設(shè)計軟件 ——Altium Designer 20。 據(jù)悉新的版本將進一步節(jié)省布線時間。“Altium Designer 20 改變了PCB設(shè)計”,Altium首席技術(shù)官Sergey Kostinsky說:“此版本的高級功能使得任何類型,無論是簡單還是復(fù)雜的電路板設(shè)計都變得更加有效率。”
官方也對更多的升級細節(jié)做出了解釋,為大家羅列Altium Designer 20 的新功能。
任意角度布線
在高密度板上繞開障礙物進行專業(yè)操作,并且深入到您的BGA中走線,從而無需額外的信號層。 借助智能避障算法,您可以使用切向弧避開障礙物,從而最有效地利用您的電路板空間。
如上圖正在走的這根高亮紅色線,它從BGA密集的管腳陣列中左沖右突,游刃有余,就像趙子龍在長坂坡七進七出救少主,如入無人之境!
就是這么任性!
不光走線的過程中可以任性地以任意角度走線,自動使用切線和弧線在走線過程中遵守規(guī)則保持安全間距,對于之前已經(jīng)走好的折來折去不夠機動靈活的走線可以一鍵修正。如下圖。
先將之前走好需要修整的線選中,然后點一下命令,結(jié)果如下圖,超贊!
走線的平滑處理
對走線進行編輯以改善信號完整性是很耗費時間的,尤其是當您必須對單個弧線以及蛇形調(diào)整線進行編輯的時候。 這就是為什么Altium Designer 20合并了新的布線優(yōu)化引擎和高級的推擠功能以幫助加快該過程,從而提高生產(chǎn)率的原因。
比如上圖框框內(nèi)是想處理的走線,只需要點擊要處理的那一段,然后鼠標一拖。如下圖。
在修整走線的時候還可以推擠,如下圖所示,想要把框框內(nèi)的一截線拉長些,又不影響其連接。
推擠的過程中會實時處理,遇到障礙物能推擠就推擠,不能推擠惹不起的躲得起,自己閃避。
還可以對多根線同時修整處理。如下圖,選取三段圓弧線。
對它們上下移動的過程中,同時推擠。
新的原理圖增強
Altium Designer在其原理圖編輯器上進行了改進,引入了新的DirectX引擎,即時編譯功能以及更加簡化的交互式屬性面板。
原理圖動態(tài)數(shù)據(jù)模型。不必要的大型原理圖重新編譯會占用大量時間。這就是為什么 Altium Designer 要使用新的動態(tài)數(shù)據(jù)模型,該模型可以在后臺進行增量和連續(xù)編譯,而無需執(zhí)行完整的設(shè)計編譯。
原理圖視覺效果增強。Altium Designer 中的 DirectX 可以為您帶來流暢,快速的原理圖體驗。這種新的實現(xiàn)方式可以平滑縮放,平移甚至極大地加快了復(fù)制和粘貼功能的速度。
重新設(shè)計的交互式屬性面板。該交互式屬性面板更加簡化并且界面友好。通過更新的屬性面板可以完全清晰地操控設(shè)計對象和功能。實時查看相關(guān)屬性,供應(yīng)商信息,甚至生命周期信息。
基于時間的長度匹配
高速數(shù)字電路取決于準時到達的信號和數(shù)據(jù)。 如果走線調(diào)整不當,飛行時間會有所變化,并且數(shù)據(jù)錯誤可能會很多。 Altium Designer 20計算走線上的傳播時間,并為高速數(shù)字信號提供同步的飛行時間。
爬電電壓規(guī)則
在高電壓電路中,爬電是一個問題,會引起泄漏電流,從而危害您的設(shè)計。 Altium Designer 20具有可以幫助您避免爬電帶來影響的新功能。
爬電是什么玩意?
幾乎所有PCB設(shè)計軟件工具都將所有間隔通稱為間距Clearance。實際上一切在絕緣表面上的導(dǎo)電對象之間應(yīng)用的間距,比如焊盤到焊盤,焊盤到導(dǎo)線,導(dǎo)線到導(dǎo)線的間隔參數(shù),都是爬電距離,而不是我們常說的間距。通過空氣在導(dǎo)電元件之間的間隔才是間距。毫無疑問,通用術(shù)語“間距規(guī)則(Clearance)” 將繼續(xù)用于工程師的設(shè)計和EDA工具中,作為我們通常意義下的間距(不管它到底是爬電距離creepage還是間距Clearance)。但是,在高電壓電路應(yīng)用的場合,爬電距離和傳統(tǒng)意義的間距還是有很大差異的,這個是設(shè)計師需要特別注意的地方。一般來說,爬電要求總是大于或等于相關(guān)的間距要求。
在有限空間中實現(xiàn)混合技術(shù)設(shè)計的高壓間距規(guī)則有一套當前標準。根據(jù)IEC60950標準的定義:
PCB 間距(Clearance) :通過空氣測量的兩個導(dǎo)電對象之間或?qū)щ姴考驮O(shè)備的邊界表面之間的最短路徑。也是我們常見并常用的間距。
爬電距離(Creepage): 通過沿著絕緣材料表面測量的兩個導(dǎo)電對象之間的最短路徑。如下圖所示。
如下圖為包含有絕緣屏障或電路板上加開空氣槽的PCB設(shè)計例子,更能清楚明了地了解爬電距離和間距的不同。
如何解決間距不足的問題
間距是在空氣(視線)中測量的,因此在布局層面可以做到合理布局,以減少所需的間距。通過使用絕緣材料并且在可能的情況下通過雙側(cè)組裝可以實現(xiàn)間隔的顯著減小。絕緣材料可以是高壓節(jié)點之間的片狀屏障。由于高的部件是表面安裝的,可以將需要間距的電路放置在板的相對側(cè)上。處于相同電位的相同高電壓電路內(nèi)的節(jié)點通常需要注意與低電壓電路間距。一種好的方法是在電路板的頂部放置高壓電路,在底部放置低壓電路,用于控制和監(jiān)測。低壓電路通常不具有高壓電路所所需的邊界表面(殼體)爬電要求。
如何解決爬電距離不足的問題
我們知道,爬電距離是絕緣表面上的電節(jié)點之間的間隔。在我們的討論中,這意味著PCB表面或內(nèi)部層上的導(dǎo)體之間的空間。但是進一步擴展元件將受到產(chǎn)品包裝體積的約束,因此需要有一些其他策略,在允許更高的封裝密度情況下,同時滿足所需的爬電距離。
上圖顯示了用以增加爬電距離的各種情況
- a圖表示平坦表面上的正常狀態(tài)示。爬電距離是在節(jié)點之間的表面上測量的。 
- b圖表示V形槽可以增加節(jié)點之間的表面距離。增加的長度僅沿著凹槽測量到其減小到1mm寬度的點。 
- c圖表示矩形凹槽 可以進一步增加表面距離,但是寬度必須為1mm或更大。但是這樣的凹槽比V形槽的加工成本更貴。 
- d圖表示PCB上開通槽(大于1mm寬度的槽)可以大大增加表面距離。這是增加爬電距離并且最具成本效益的最簡單的方法。然而,它在一個方向上需要相當大的自由空間。 
返回路徑檢查
除非提供適當?shù)姆祷芈窂?#xff0c;否則高速信號會產(chǎn)生電磁場,這可能導(dǎo)致串擾,數(shù)據(jù)錯誤或輻射干擾。 正確的返回路徑可使噪聲電流通過非常低的阻抗返回到地,從而消除了這些問題。 Altium Designer 20將監(jiān)視返回路徑并檢查所有參考多邊形的返回路徑完整性,因此無需手動執(zhí)行此操作。
-END-
往期好文合集
干貨 | 雙目攝像頭實現(xiàn)手勢識別,完美還原人體運動手勢。戳這里>>
這篇文章后,不要再問我怎么做一臺智能車了。戳這里>>
群體智能,多個機器人協(xié)同搬運!戳這里>>
這2個單片機編程的思想,請你掌握。戳這里>>
??最 后??
?若覺得文章不錯,轉(zhuǎn)發(fā)分享,也是我們繼續(xù)更新的動力。
5T資源大放送!包括但不限于:C/C++,Linux,Python,Java,PHP,人工智能,PCB、FPGA、DSP、labview、單片機、等等!
在公眾號內(nèi)回復(fù)「更多資源」,即可免費獲取,期待你的關(guān)注~
長按識別圖中二維碼關(guān)注
總結(jié)
以上是生活随笔為你收集整理的Altium Designer 20,新功能有哪些?的全部內(nèi)容,希望文章能夠幫你解決所遇到的問題。
 
                            
                        