VHDL基本门电路和数值比较器的设计
主要內容:利用VHDL設計基本門電路和數值比較電路模塊,并使用EDA 工具對各模塊進行仿真驗證。基本門電路模塊中包含與門、或門、異或門等6個基本電路。數值比較器模塊用來實現兩個數值比較,結果用特定的二進制編碼來表示。
要求:
(1)通過設計計算機各組成部件的器件、設計指令系統及對應的模型機、做復雜模型機的實驗, CPU系統與存儲器擴展設計、接口技術應用設計等課題,掌握計算機組成和接口技術的基本分析方法和設計方法,加深和鞏固對理論教學和實驗教學內容的掌握,進一步建立計算機系統整體概念,初步掌握微機硬件開發方法,為以后進行實際的計算機軟、硬件應用開發打下良好的基礎。
(2)熟練操作設計所用的軟硬件系統:TDN-CM++實驗系統或EDA軟件。
(3)按要求編寫課程設計報告,正確繪制程序流程圖、實驗接線圖等,正確闡述設計原理、方法和實驗結果。
(4)通過課程設計培養學生嚴謹的科學態度,認真地工作作風和團隊協作精神。
(5)在老師的指導下,要求每個學生獨立完成課程設計報告的全部內容。
摘 要 系統采用EDA技術設計基本門電路和數值比較器中的兩個部分,基本門電路模塊中包含與門、或門、異或門等6個基本電路。數值比較器模塊用來實現兩個數值比較,結果用特定的二進制編碼來表示。系統采用硬件描述語言VHDL把電路按模塊化方式進行設計,然后進行編程、時序仿真等。各個模塊的結構簡單,使用方便,具有一定的應用價值。
該設計包括實驗報告和代碼,下面是截圖:
總結
以上是生活随笔為你收集整理的VHDL基本门电路和数值比较器的设计的全部內容,希望文章能夠幫你解決所遇到的問題。
- 上一篇: YUV格式像素
- 下一篇: 如何循环遍历document.query