DSP Builder
Altera可編程邏輯器件(PLD)中的DSP系統設計需要高級算法和HDL開發工具。Altera DSP Builder將The MathWorks MATLAB和Simulink系統級設計工具的算法開發、仿真和驗證功能與VHDL綜合、仿真和Altera開發工具整合在一起,實現了這些工具的集成。 DSP Builder在算法友好的開發環境中幫助設計人員生成DSP設計硬件表征,從而縮短了DSP設計周期。已有的MATLAB函數和Simulink模塊可以和Altera DSP Builder模塊以及Altera知識產權(IP)MegaCore功能相結合,將系統級設計實現和DSP算法開發相鏈接。DSP Builder支持系統、算法和硬件設計共享一個公共開發平臺。 設計人員可以使用DSP Builder模塊迅速生成Simulink系統建模硬件。DSP Builder包括比特和周期精度的Simulink模塊,涵蓋了算法和存儲功能等基本操作。可以使用DSP Builder模型中的MegaCore功能實現復雜功能的集成。 Altera還提供DSP Builder高級模塊集,這一Simulink庫實現了時序驅動的Simulink綜合。 Altera MegaCore是高級參數化IP功能,例如有限沖擊響應(FIR)濾波器和快速傅立葉變換(FFT)等,經過配置能夠迅速方便的達到系統性能要求。MegaCore功能支持Altera的IP評估特性,使您在購買許可之前,便可以驗證功能及其時序。 Altera IP MegaStore網站上為DSP Builder和IP評估流程提供DSP IP完整介紹 DSP Builder SignalCompiler模塊讀取由DSP Builder和MegaCore模塊構建的Simulink建模文件(.mdl),生成VHDL文件和工具命令語言(Tcl)腳本,進行綜合、硬件實施和仿真。圖示為DSP Builder設計流程。
總結
以上是生活随笔為你收集整理的DSP Builder的全部內容,希望文章能夠幫你解決所遇到的問題。
- 上一篇: 非农数据对股市的影响 非农数据对股市来说
- 下一篇: s12奎因大乱斗出装 2022鸟人出装天