DDR3测试1-差分信号和单端信号的电压阈值
生活随笔
收集整理的這篇文章主要介紹了
DDR3测试1-差分信号和单端信号的电压阈值
小編覺得挺不錯的,現在分享給大家,幫大家做個參考.
文章目錄
- DDR3測試1-差分信號和單端信號的電壓閾值
- 單端信號的輸入測試標準
- CMD/ADDR
- DQ/DM
- Vref
- 差分輸入信號測試標準
- 差分信號的差分電壓要求
- 差分信號的單端電壓要求
- 差分信號的交叉點要求
DDR3測試1-差分信號和單端信號的電壓閾值
DDR3和DDR3L的VDD、VDDQ 電壓不同
DDR3 VDD標準電壓1.5V 電壓動態范圍 1.425-1.575V
DDR3 VDDQ標磚電壓1.5V 電壓動態范圍 1.425V-1.575V
VDDQ是用來給DDR的output供電的
在任何情況下都不允許VDDQ的電壓高于VDD
通常情況下都是使用VDD的電源軌道一起給VDDQ供電的
單端信號的輸入測試標準
CMD/ADDR
- CMD
- ADDR
對于單端信號的輸出,主要是命令線和地址線
針對不同的總線速度需要按照不同的閾值來測定。具體的值請參照表格。
DQ/DM
- DQ
- DM
Vref
- Vref(DC)
建立保持時間和AC/DC的電壓閾值都是以Vref為標準測得的
Vref(DC)需要在1/2*VDD附近,實際上大多數情況下vref都是使用兩顆1%精度的電阻匹配得到的。在規范中的要求是Vref不能偏出1%Vdd電壓
差分輸入信號測試標準
- DQS/DQS#
- CK/CK#
差分信號的差分電壓要求
定義
tDVAC
- time above ac-level–> tDVAC
當輸入差分信號的速度越高的時候,可以認為能夠使得數字前端的邏輯發生翻轉所需求的電荷量增加,因此需要電壓能夠在高電平閾值以上保持足夠長的時間。
測試要求
差分信號的單端電壓要求
定義
測試要求
差分信號的交叉點要求
使用單端探頭分別測量差分對,取波形實際的交點和1/2*VDD的電壓差。
實際要求這個電壓差要小于特定值,來滿足時序要求。
總結
以上是生活随笔為你收集整理的DDR3测试1-差分信号和单端信号的电压阈值的全部內容,希望文章能夠幫你解決所遇到的問題。
- 上一篇: 白平衡算法总结
- 下一篇: Win10使用EasyBCD安装Ubun